# TDC\_4. Diseño de un procesador (VHDL)



## Repaso de:

- Elementos constructivos de un computador simple.
- Repaso del diseño de un repertorio de instrucciones (ISA)
- Implementación del ISA: Diferentes microarquitecturas



## **Objetivos:**

- Descripción VHDL de los principales elementos de un computador.
- Diseño de un procesador simple mediante VHDL
- Verificación del diseño en placa desarrollo



## 4.1. Elementos de un computador simple



# Elementos de un computador simple

#### **Arquitectura Von Neumann**





# Elementos de un computador simple

#### **Arquitectura Harvard**





## Elementos de un computador simple

## Unidad central de proceso (CPU)





# 4.2. Camino de datos (DataPath)



# Camino de datos (Datapath)

- Elementos encargados de manipular los datos (información)
- Consta de tres tipos de elementos:
  - (1) Unidadades funcionales: ALU, desplazadores, etc
  - (2) Elementos de almacenamiento: registros
  - (3) Buses y multiplexores
- Su funcionamiento es gobernado por las líneas de control procedentes de la <u>unidad de control</u>.
- Avisa de sucesos especiales sucedidos durante las operaciones (cero, signo, desbordamiento, etc).
- Implementa el ISA establecido (varias uArquitecturas).
- Tipos:
- ✓ General
- ✓ Dedicado (p.e.: solo suma)



- > Clasificación según forma de almacenar datos establecido en ISA
  - □ Acumulador
  - Memoria-Memoria
  - Memoria-Registro
  - Registro-Registro (Load-Store)
  - Pila

$$C = A + B$$

| Acumulador | Memoria-<br>Memoria | Registro-<br>Memoria | Pila   | Registro<br>(load-store) |
|------------|---------------------|----------------------|--------|--------------------------|
|            |                     |                      | Push A | Load r1,A                |
| Load A     | Add<br>C,B,A        | Load r1,A            | Push B | Load r2,B                |
| Add B      |                     | Add r1,B             | Add    | Add<br>r3,r1,r2          |
| Store C    |                     | Store<br>C,r1        | Pop C  | Store C,r3               |



Camino de datos (Datapath) simple de propósito general (4 bits)





- 1. Operación
- 2. Actualiza Reg
- 3. Actualizar Acc/FZ



#### Camino de datos (Datapath) simple de propósito general (4 bits)



| $ALU_3$ | $ALU_2$ | $ALU_1^{\tau}$ | Operation        |
|---------|---------|----------------|------------------|
| 0       | 0       | 0              | Pass through A   |
| 0       | 0       | 1              | A  AND  B        |
| 0       | 1       | 0              | $A 	ext{ OR } B$ |
| 0       | 1       | 1              | NOT A            |
| 1       | 0       | 0              | A + B            |
| 1       | 0       | 1              | A-B              |
| 1       | 1       | 0              | A+1              |
| 1       | 1       | 1              | A-1              |

(b)

Fuente: Microprocessor Design: Principles and Practices With VHDL. Enoch O. Hwang



#### Camino de datos (Datapath) simple de propósito general (4 bits)

#### Memoria-memoria



Hay que indicar dirección de memoria de A y de B, asi como dónde almacenar el resultado.

Se puede hacer coincidir el 2º operando con dirección del resultado.

- 1. Guardar en REGA
- 2. Guardar en REGB
- Seleccionar operación /Actualizar FlagZero



## 4.2.1. Camino de datos de DidaComp (DataPath\_0)



## Camino de datos de Didacomp



| CLK | Bus de control                     |          |             |                |          |  |  |  |  |
|-----|------------------------------------|----------|-------------|----------------|----------|--|--|--|--|
|     | Microinstrucción                   | CW(5-4)  | CW(2)       | CW(1)          | CW(0)    |  |  |  |  |
|     |                                    | ALU ope. | Carga REG_A | Carga<br>REG_B | Carga FZ |  |  |  |  |
| 1   | Carga OPE1 desde RAM al registro A | XX       | 1           | 0              | 0        |  |  |  |  |
| 2   | Carga OPE2 desde RAM al registro B | XX       | 0           | 1              | 0        |  |  |  |  |
| 3   | Seleccionar suma en ALU            | 10       | 0           | 0              | 1        |  |  |  |  |



# 4.4. Añadiendo RAM a DidaComp



# Añadiendo RAM a DidaComp

#### Origen de los datos, memoria RAM





## Añadiendo RAM a DidaComp

#### **Ejecución de instrucciones: Líneas de control (Control Word o CW)**

Instrucción "Suma dos datos ADD A,B" → 5 microinstrucciones, una por ciclo de reloj.

| CLK | Bus de control                      |         |             |                |                |          |  |  |  |  |
|-----|-------------------------------------|---------|-------------|----------------|----------------|----------|--|--|--|--|
|     | Microinstrucción                    | CW(5-4) | CW(3)       | CW(2)          | CW(1)          | CW(0)    |  |  |  |  |
|     |                                     | ALU OPE | !R/W<br>RAM | Carga<br>REG_A | Carga<br>REG_B | Carga FZ |  |  |  |  |
| 1   | Establecer dirección del operando A | XX      | 0           | 0              | 0              | 0        |  |  |  |  |
| 2   | Carga OPE1 desde RAM al registro A  | XX      | 0           | 1              | 0              | 0        |  |  |  |  |
| 3   | Establecer dirección del operando B | XX      | 0           | 0              | 0              | 0        |  |  |  |  |
| 4   | Carga OPE2 desde RAM al registro B  | XX      | 0           | 0              | 1              | 0        |  |  |  |  |
| 5   | Seleccionar suma en ALU             | 10      | 1           | 0              | 0              | 1        |  |  |  |  |



# 4.4. Diseño del juego de instrucciones de DidaComp



## Juego de instrucciones de DidaComp

#### Formato de Instrucciones Didacomp (Harvard, Memoria-Memoria)

| Código de<br>operación<br>(OP_COD) | Dirección MEMO OPEA<br>(addr1) | Dirección MEMO<br>OPEB/RES (addr2) |
|------------------------------------|--------------------------------|------------------------------------|
| ?                                  | b(ADDR_RAM-1:0)                | b(ADDR_RAM-1:0)                    |

#### **Instrucciones**

Aunque no es necesario, usaremos un OP\_COD de tamaño 4 bits para mantener la potencia de 2.

| Instrucción      | OP_COD | Función de la instrucción |
|------------------|--------|---------------------------|
| MOV addr1, addr2 | 0000   | [addr1] → addr2           |
| INC addr1        | 0001   | [addr1] + 1 → addr1       |
| ADD addr1,addr2  | 0010   | [addr1] + [addr2] → addr2 |
| SUB addr1,addr2  | 0011   | [addr1] - [addr2] → addr2 |
| ???              | 0100   | ???                       |



# 4.5. Añadiendo la memoria ROM de programa a DidaComp (ROM + RAM + DataPath\_0)



## Memoria de programa (ROM) y Registro de instrucciones





# Memoria de programa ROM de DidaComp

Instrucción "Suma dos datos ADD A.B"

| CLK | Bus de control                                                              |         |                       |                              |             |                |                |             |  |
|-----|-----------------------------------------------------------------------------|---------|-----------------------|------------------------------|-------------|----------------|----------------|-------------|--|
|     | Microinstrucción                                                            | CW(7-6) | CW(5)                 | CW(4)                        | CW(3)       | CW(2)          | CW(1)          | CW(0)       |  |
|     |                                                                             | ALU OPE | Sel.<br>Addr.<br>Ope. | Lee y<br>guarda<br>Inst (RI) | !R/W<br>RAM | Carga<br>REG_A | Carga<br>REG_B | Carga<br>FZ |  |
| 1   | (Hay ya una dirección en ROM)<br>Lee instrucción en ROM. La<br>guarda en RI | XX      | 0                     | 1                            | 0           | 0              | 0              | 0           |  |
| 2   | Establece dirección RAM del operando A                                      | XX      | 0                     | 0                            | 0           | 0              | 0              | 0           |  |
| 3   | Carga OPEA desde RAM al registro A                                          | XX      | 0                     | 0                            | 0           | 1              | 0              | 0           |  |
| 4   | Establecer dirección RAM del operando B                                     | XX      | 1                     | 0                            | 0           | 0              | 0              | 0           |  |
| 5   | Carga OPEB desde RAM al registro B                                          | XX      | 1                     | 0                            | 0           | 0              | 1              | 0           |  |
| 6   | Seleccionar suma en ALU, escribe resultado en RAM, actualiza FZ             | 10      | 1                     | 0                            | 1           | 0              | 0              | 1           |  |

# 4.6. Contador de programa de DidaComp



## Contador de programa de DidaComp

#### **Contador de Programa (PC)**

Registro contador de programa: almacena la dirección de la instrucción a leer. **ROM REG\_PC REG\_PC** ADDR\_ROM\_i (Instrucciones) CW\_i(6) +1 PC o



## 4.7. Estructura de salto de DidaComp



# Estructura de salto de DidaComp

#### Redefinición del Formato de Instrucciones: Estructura de salto (BEZ)

| Código de operación | Dirección OPE1<br>(addr1) | Dirección OPE2/RES<br>(addr2) |
|---------------------|---------------------------|-------------------------------|
| b10 b9 b8           | b7 b6 b5 b4               | b3 b2 b1 b0                   |
| Código de operación |                           | Dirección de salto            |
| 100                 | XXXX                      | b3 b2 b1 b0                   |

#### **Instrucciones**

Aunque no es necesario, usaremos un OP\_COD de tamaño 4 bits para mantener la potencia de 2.

| Instrucción      | OP_COD | Función de la instrucción          |
|------------------|--------|------------------------------------|
| MOV addr1, addr2 | 0000   | [addr1] → addr2                    |
| INC addr1        | 0001   | [addr1] + 1 <del>-&gt;</del> addr1 |
| ADD addr1,addr2  | 0010   | [addr1] + [addr2] → addr2          |
| SUB addr1,addr2  | 0011   | [addr1] - [addr2] → addr2          |
| BEZ addr2        | 0100   | PC ← addr2 (FZ=1)                  |



## Estructura de salto de DidaComp

[2] Now, there are two sources of address for the ROM (instructions)





# Memoria de programa ROM de DidaComp

Instrucción "Suma dos datos ADD A,B"

| CLK | Bus de control                                                           |         |                           |                       |                       |                              |             |                |                |             |
|-----|--------------------------------------------------------------------------|---------|---------------------------|-----------------------|-----------------------|------------------------------|-------------|----------------|----------------|-------------|
|     | Microinstrucción                                                         | CW(9-8) | CW(7)                     | CW(6)                 | CW(5)                 | CW(4)                        | CW(3)       | CW(2)          | CW(1)          | CW(0)       |
|     |                                                                          | ALU OPE | Sel. Fuente<br>Addr. Inst | Incremen<br>ta reg PC | Sel.<br>Addr.<br>Ope. | Lee y<br>guarda<br>Inst (RI) | !R/W<br>RAM | Carga<br>REG_A | Carga<br>REG_B | Carga<br>FZ |
| 1   | Sel. Addr. ROM.<br>Guarda INST en RI.<br>Incrementa reg PC               | XX      | 0                         | 1                     | 0                     | 1                            | 0           | 0              | 0              | 0           |
| 2   | DECO/Establece<br>dirección RAM del<br>operando A                        | XX      | 0                         | 0                     | 0                     | 0                            | 0           | 0              | 0              | 0           |
| 3   | Carga OPEA desde<br>RAM al registro A                                    | XX      | 0                         | 0                     | 0                     | 0                            | 0           | 1              | 0              | 0           |
| 4   | Establecer dirección<br>RAM del operando B                               | XX      | 0                         | 0                     | 1                     | 0                            | 0           | 0              | 0              | 0           |
| 5   | Carga OPEB desde<br>RAM al registro B                                    | XX      | 0                         | 0                     | 1                     | 0                            | 0           | 0              | 1              | 0           |
| 6   | Seleccionar suma en<br>ALU, escribe<br>resultado en RAM,<br>actualiza FZ | 10      | 0                         | 0                     | 1                     | 0                            | 1           | 0              | 0              | 1           |

